Mohamed Mourad HAFIDHI - WIZBII Mohamed Mourad HAFIDHI a publié son profil professionnel sur WIZBII. M H

Mohamed Mourad HAFIDHI

33 ans • Lorient

Résumé

Ingénieur de recherche et développement en électronique numérique, Expérience de 2 ans dans le programmation VHDL/C sur des cibles FPGA de la famille Xilinx, Compétences en Traitement Numérique du Signal, électronique numérique et systèmes embarqués ...

Compétences

fpgavhdlC++Traitement Numérique SignalElectronique NumériqueCommunication NumériqueTelecomréseaux mobiles

Formations

Doctorat- université de bretagne sud

2014 - 2017 Lorient, MorbihanInfra / Réseaux / Télécoms, Energie / Matériaux / MécaniqueAvec l’avancée technologique, la minimisation des transistors et la réduction des tensions d’alimentation ont permis de concevoir des applications complexes à faible consommation. Cependant, en abordant les limites de l’intégration des transistors de faible tension d’alimentation, la fiabilité des circuits devient critique. Les circuits sont sujet des erreurs dues aux perturbations environnementales, défauts de fabrication et interférences. L’apparition de ces erreurs peut affecter le comportement du circuit et générer en sortie un dysfonctionnement du système. Par conséquent, il est de plus en plus important de considérer les effets de ces erreurs dans la conception des futurs circuits. L’objectif de cette mission était de contribuer à la fiabilité des systèmes numériques en introduisant de nouvelles techniques de tolérance aux pannes permettant de construire des applications de traitement de signal fiables sur un électronique peu fiable. Un exemple d’application a été considéré durant cette mission : les modules de poursuite dans un récepteur GPS. Ces modules contiennent un ensemble d’applications de traitement de signal avec des exigences de fiabilité déférentes. À partir d’une version standard d’un récepteur GPS, des mécanismes de redondance ont été proposés et ajoutés pour concevoir un récepteur GPS plus tolérant aux erreurs. Un circuit intégré (ASIC) sera conçu en utilisant la technologie 28 nm et en se basant les différents codes VHDL développés durant cette mission. Une plate-forme d’émulation a été conçue à la fin de cette mission pour préparer l’environnement expérimental à utiliser une fois l’ASIC fondu.
Faire de chaque avenir une réussite.
  • Annuaire emplois
  • Annuaire entreprises
  • Événements