STAGE BAC+5 - Optimisation d'algorithme coeur radiogoniométrie en VHDL (H/F)

Stage Par Thales
  • Cholet
  • A négocier

Description

STAGE BAC+5 - Optimisation d'algorithme coeur radiogoniométrie en VHDL (H/F)

QUI SOMMES-NOUS ?

Rejoignez Thales, leader mondial des technologies de sûreté et de sécurité pour les marchés de l'Aérospatial, du Transport, de la Défense et de la Sécurité . Fort de 62 000 collaborateurs dans 56 pays , le Groupe bénéficie d'une implantation internationale qui lui permet d'agir au plus près de ses clients, partout dans le monde .

Les 14 000 collaborateurs de l' activité Systèmes d'information et de communication sécurisés développent des systèmes de communications militaires et de numérisation de l'espace de bataille , des systèmes de sécurité urbaine , de protection des États et des infrastructures critiques , ainsi que des solutions de cybersécurité .

À Cholet , Thales conçoit, développe, intègre, qualifie, industrialise, produit, déploie et maintien en condition opérationnelle des équipements de radiocommunications et des réseaux tactiques militaires , des équipements et systèmes de guerre électronique ainsi que des solutions de sécurité des systèmes d'informations (cryptage, réseaux, etc). C'est également à Cholet que Thales intègre, industrialise et produit les stations sol des réseaux de communication par satellites.

Au sein du domaine « Produits tactiques », vous intégrerez le laboratoire de développement produit du secteur Guerre Electronique et Radio surveillance (EWR).

L'Équipe recherche un/une



STAGE BAC+5 - Optimisation d'algorithme coeur radiogoniométrie en VHDL (H/F)

Basé(e) à Cholet.

CE QUE NOUS POUVONS ACCOMPLIR ENSEMBLE :

Le stage porte sur l'étude d'algorithmes dédiés à la goniométrie. Il se concentrera sur l'implémentation sur cible FPGA de méthodes de regroupement/tri de données, en respectant les contraintes de temps réel et débits.

En nous rejoignant, vous vous verrez confier les missions suivantes :
- Optimiser l'algorithme existant pour favoriser les débits
- Etudier l'architecture pour implémentation sur cible FPGA
- Codage du cœur de l'algorithme
- Vérification des performances en débits via la mise en place de benchs automatisés

QUI ETES-VOUS ?

En formation Diplôme Ingénieur niveau BAC+5
Compétences Requises :
Traitement du signal, FPGA (VHDL)

La perspective de rejoindre un Groupe innovant vous motive ? Alors rejoignez-nous en postulant à cette offre .

Vous souhaitez en savoir plus sur les activités Systèmes d'information et de communication sécurisés ? Cliquez ici et ici .

Découvrir la Page Entreprise

Ils ont travaillé ici