STAGE BAC+5 - Développement d’une IP FPGA Ethernet 10G compatible des protocoles UDP/TCP (H/F)

Stage Par Thales
  • Système d'information / Urbanisation des SI
  • Cholet
  • A négocier

Description

STAGE BAC+5 - Développement d’une IP FPGA Ethernet 10G compatible des protocoles UDP/TCP (H/F)

QUI SOMMES-NOUS ?

Rejoignez Thales, leader mondial des technologies de sûreté et de sécurité pour les marchés de l'Aérospatial, du Transport, de la Défense et de la Sécurité . Fort de 62 000 collaborateurs dans 56 pays , le Groupe bénéficie d'une implantation internationale qui lui permet d'agir au plus près de ses clients, partout dans le monde .

Les 14 000 collaborateurs de l' activité Systèmes d'information et de communication sécurisés développent des systèmes de communications militaires et de numérisation de l'espace de bataille , des systèmes de sécurité urbaine , de protection des États et des infrastructures critiques , ainsi que des solutions de cybersécurité .

À Cholet , Thales conçoit, développe, intègre, qualifie, industrialise, produit, déploie et maintien en condition opérationnelle des équipements de radiocommunications et des réseaux tactiques militaires , des équipements et systèmes de guerre électronique ainsi que des solutions de sécurité des systèmes d'informations (cryptage, réseaux, etc). C'est également à Cholet que Thales intègre, industrialise et produit les stations sol des réseaux de communication par satellites.

Au sein du service System-On-Chip, vous intégrez le laboratoire RSP qui prend en charge les développements des composants programmables de type FPGA.

Nous recherchons un :

STAGE BAC+5 - Développement d'une IP FPGA Ethernet 10G compatible des protocoles UDP/TCP (H/F)

Basé(e) à Cholet.

CE QUE NOUS POUVONS ACCOMPLIR ENSEMBLE :



Dans le cadre du développement de nos futurs produits de communications tactiques, nous souhaitons développer une IP FPGA Ethernet 10G compatible des protocoles UDP/TCP.

En nous rejoignant, vous vous verrez confier les missions suivantes :

- Prendre en main l'IP Ethernet 1G UDP

- Définir les architectures possibles pour permettre un débit 10G tout en restant compatible de la version 1G

- Coder, simuler, intégrer et valider le(s) design(s) sur cible XILINX UltraSCALE en utilisant la suite logicielle VIVADO

- Optimiser, évaluer, comparer et faire la synthèse des différentes architectures.

QUI ETES-VOUS ?

En formation diplôme Ingénieur niveau BAC+5
Vous avez des compétences en :

Electronique numérique
Développement de FPGA complexes (XILINX)

Développements en langages VHDL et C embarqué

Bon relationnel, autonomie et curiosité.
La perspective de rejoindre un Groupe innovant vous motive ? Alors rejoignez-nous en postulant à cette offre .

Vous souhaitez en savoir plus sur les activités Systèmes d'information et de communication sécurisés ? Cliquez ici et ici .

Découvrir la Page Entreprise

Ils ont travaillé ici