Expire bientôt Thales Alenia Space France

Ingénieur Etude et Validation Produits Numériques et Traitement du Signal avec forte expérience ASIC - H/F

  • CDI
  • Toulouse (Haute-Garonne)
  • Master, Bac +5

Description de l'offre

Dans le cadre de notre développement, nous recherchons
un(e) :



Ingénieur Etude et
Validation Produits Numériques et Traitement du Signal avec forte expérience
ASIC
- H/F


Basé(e) à : TOULOUSE




Rattaché(e)
à la Direction Competence Center, vous avez pour missions :



L'ingénieur sera en
charge de l'étude, de l'architecture numérique et de la validation de fonctions
clés d'un équipement de la ligne de produits spatiaux numériques traitement du
signal, et prenda en charge en particulier le pilotage technique du
développement des ASIC et FPGA de dernière génération, de la phase de
spécification à la phase de validation sur carte.



L'ingénieur
interviendra dans les différentes phases de développement d'un équipement,
couvrant soit la phase amont de développement (nouveau produit, définition
architecture et validation sur maquettes), soit la phase C/D de développement
(validation/recette modèle d'ingénierie, de qualification, de vol)



L'ingénieur
contribuera au développement d'un équipement parmi les 3 gammes de produit
développées dans la ligne :

- équipements
récepteurs de signaux GNSS, Galileo.

- équipements
numériques de traitement et de contrôle des charges utiles radars pour les
missions d'observation de la Terre

- équipements
numériques pour les missions charges utiles flexibles de télécommunications
(processeur numérique transparent, calculateur mission Telecom)



L'ensemble de ces
équipements intègrent des alogrithmes complexes de traitement de signal,
s'appuient sur une architecture hardware/software, et utilisent les dernières
générations de composants ASICs et FPGAs, System on Chip, CAN, CNA, interfaces
très haut débits (SERDES), interfaces TM/TC (Spacewire, 1553), interfaces FI/RF
jusqu'à 20 GHz.

Plus de 2/3 des
équipements développés bénéficient d'un niveau important de non récurrent. Il
est attendu de la part de l'ingénieur un fort esprit d'innovation pour mettre
en place ces nouvelles architectures.



L'ingénieur d'étude
recherché doit avoir de fortes compétences et expériences en électronique
numérique, en particulier autour des ASIC et FPGA de dernière génération; Il
doit maîtriser le processus de spécification haut nivaeau, spécification
détaillée, la phase de conception détaillée, et de validation sur cartes
maquette ou sur émulateur de dernière génération tye VELOCE Mentor.



Il doit être
capable de prendre en charge la définition et le développement de fonctions
mettant en oeuvre des concepts complexes de synchronisation, de conversion de
données, autant dans la phase d'architecture fonctionnelle et électrique que
dans la phase de validation sur cartes par tests.



Les principales
activités , selon les phases, sont les suivantes :

- Définition et
justification de l'architecture fonctionnelle et électronique d'une carte
intégrant ASIC ou FPGA, en réponse à un cahier des charges client

- Définition du
cahier des charges technique des FPGA ou ASIC

- Pilote du
développement du FPGA et de l'ASIC en assurant le repsect du processus,

- Validation
fonctionnelle et électrique de l'ASIC ou du FPGA sur cartes maquette ou sur
émulateur rapide Mentor,

- Pilote du plan de
validation dASIC ou FPGA sur l'équipement final intégré.

- Contribution à la
politique produit et à la définition de la roadmap en interface avec le
responsable produit de la ligne





Formation :
Formation ingénieur ou universitaire avec
forte spécialisation en électronique numérique, en spécification, conception
détaillée ASIC/FPGA.



Expérience
dans la fonction : 1 - 5 ans

Langue
1 : Anglais Niveau :
Conversation



Compétences/Exp
Souhaitée :

Fortes
compétences en électronique numérique Maîtrise des concepts de conversion de
données haut débit, des concepts de synchronisation de signaux dans la gamme du
GHz dans des architectures complexes mettant en oeuvre des fonctions
analogiques et numériques de dernière génération (ASIC 150 nm minimum, CAN/CNA
haut débit).



Expérience
indispensable dans la spécification détaillée d'ASIC ou FPGA de dernière
génération.

Expéricence
indispensable dans la validation d'ASIC sur émulateur rapide Mentor. Expérience
indispensable dans le domaine du spatial d'au moins 1,5 ans. Expérience
indispensable en validation par tests de cartes complexes (avec maîtrise des
moyens d'essais) Rigueur, esprit d'initiative.

Expérience
requises de travail en équipe large sur un même projet (> 5 personnes).





Spécificités
du Poste : Travail possible en salle blanche.



*
Au sein de nos équipes, nous
vous offrons :

- du challenge,

- des opportunités de carrière,

- et des technologies innovantes
pour rendre le monde plus sûr.



Together We

Explore
a world of possibilities *

Toutes nos offres sur : https://www.thalesgroup.com/fr/homepage/carrieres



* Repoussons les frontières du possible

Profil recherché

Cf. description des missions}

À propos de Thales Alenia Space France

QUI SOMMES-NOUS ?



Acteur spatial mondialement reconnu dans les domaines des télécommunications, de la navigation, de l'observation de la terre, de l'exploration et de la réalisation d'infrastructures orbitales, Thales Alenia Space est une Joint-Venture entre les groupes Thales (67%) et Leonardo (33%).

Faire de chaque avenir une réussite.
  • Annuaire emplois
  • Annuaire entreprises
  • Événements